Gracias por el apunte. Peor entonces: De esa manera los mensajes para llegar de un punto a otro del chip tienen que pasar por todas CPUs del camino. Qué horror, tendrá una capacidad de cálculo teórica grande, pero en la práctica su uso estará limitado a problemas con alto grado de localidad. Ojalá IBM reemprenda el desarrollo del Cell con muchos más SPEs por chip, o que Intel haga algo parecido (CPUs comunicadas por un bus en anillo de N canales).
Re:Faragon tampoco se lee los enlaces, que esto es
(Puntos:1)( http://www.voluntariado.net/ | Última bitácora: Domingo, 10 Junio de 2012, 21:48h )
Re:Faragon tampoco se lee los enlaces, que esto es
(Puntos:2)( http://www.traperware.com/ )
Es que en teoria lo que pretenden es que tengas varios "PCs" con sus SOs corriendo en el mismo empaquetado en la misma placa base.
Ni si quiera esta pensado para que se comuniquen entre ellos de forma rapida.
Por eso lo llaman SCC (Single Chip Clud-computing) vamos computacion en grid en un solo chip.